Luận Án Tiến Sĩ Nghiên Cứu NoC Cấu Hình Lại Được Trên FPGA Và Phát Triển Thuật Toán Ánh Xạ Động Ứng Dụng Trên Nền

Discussion in 'Chuyên Ngành Kỹ Thuật Công Nghệ' started by quanh.bv, Jun 16, 2017.

  1. quanh.bv

    quanh.bv Guest

    [​IMG]
    Nghiên Cứu NoC Cấu Hình Lại Được Trên Fpga Và Phát Triển Thuật Toán Ánh Xạ Động Ứng Dụng Trên Nền Tảng NoC
    1. Phát triển nền tảng phần cứng cấu hình lại được tại thời gian chạy trên FPGA dựa theo kiến trúc NoC. Nền tảng này có khả năng cấu hình lại các mô đun cho lớp truyền thông NoC để tối ưu hóa cấu trúc truyền thông theo yêu cầu thay đổi của ứng dụng nhằm nâng cao hiệu quả sử dụng tài nguyên và cải thiện hiệu năng mạng hoặc cấu hình lại lớp tính toán khi có ứng dụng mới triển khai lên nền tảng. Trong đóng góp này, có hai kiến trúc mới được đề xuất cho NoC:
    - Kiến trúc bộ định tuyến với số lượng kênh ảo không đều trên cổng, kiến trúc này cắt giảm chi phí thực hiện phần cứng trong khi vẫn đảm bảo hiệu năng cao cho mạng.
    - Kiến trúc bộ giao tiếp mạng sử dụng bộ đệm kép, kiến trúc này cho phép tối ưu trễ ghi/đọc dữ liệu vào/ra bộ đệm bằng kỹ thuật ghi/đọc song song.
    • Luận án tiến sĩ Kỹ thuật
    • Chuyên ngành Kỹ thuật điện tử
    • Người hướng dẫn khoa học: PGS.TS. Phạm Ngọc Nam
    • Tác giả: Nguyễn Văn Cường
    • Số trang: 107
    • Kiểu file: PDF
    • Ngôn ngữ: Tiếng Việt
    • Đại học Bách Khoa Hà Nội 2017
    Link Download
    http://luanvan.moet.edu.vn/?page=1.12&view=28905

    https://drive.google.com/drive/folders/1yLBzZ1rSQoNjmWeJTM6cEZ3WGQHg04L1
     

Share This Page